39,90 €
inkl. MwSt.
Versandkostenfrei*
Versandfertig in 6-10 Tagen
payback
0 °P sammeln
  • Broschiertes Buch

Befehlsparallelität ist der Schlüsselfaktor zur Verbesserung der CPU-Leistung. ILP kann in Superscalar-Prozessoren auf Mikroarchitektur-Ebene mit Hilfe verschiedener Komponenten wie Reservierungsstation, Reorder-Puffer, Verzweigungsprädikation usw. erreicht werden. Dieses Buch ist ein Versuch, die bestmögliche Größe des Reorder-Puffers zu finden, um ein signifikantes Maß an ILP zu erreichen. Das Buch beschreibt den Prozess zur Ermittlung der optimalen Größe des Reorder-Puffers unter Verwendung des PSATsim-Simulators. In diesem Buch hat Herr Mathur die Auswirkungen verschiedener…mehr

Produktbeschreibung
Befehlsparallelität ist der Schlüsselfaktor zur Verbesserung der CPU-Leistung. ILP kann in Superscalar-Prozessoren auf Mikroarchitektur-Ebene mit Hilfe verschiedener Komponenten wie Reservierungsstation, Reorder-Puffer, Verzweigungsprädikation usw. erreicht werden. Dieses Buch ist ein Versuch, die bestmögliche Größe des Reorder-Puffers zu finden, um ein signifikantes Maß an ILP zu erreichen. Das Buch beschreibt den Prozess zur Ermittlung der optimalen Größe des Reorder-Puffers unter Verwendung des PSATsim-Simulators. In diesem Buch hat Herr Mathur die Auswirkungen verschiedener Reservierungsstationsstrukturen und verschiedener Benchmark-Typen auf den Reorder-Puffer ausführlich beschrieben. Auf der Grundlage der Datenanalyse dieser Metriken versucht Herr Mathur schließlich, die günstigste Größe des Reorder-Puffers zu ermitteln.
Autorenporträt
Herr Nitin Mathur ist ein dynamischer Fachmann mit multiethnischen Fähigkeiten und verfügt über langjährige Erfahrung in Lehre und Forschung. In seiner beruflichen Laufbahn hat er viele Projekte, Seminare und Dissertationen betreut. Er absolvierte sein M.E. am M.B.M. Engineering College in Jodhpur in Informatik und Ingenieurwesen und schloss sein Studium am IE (Indien) in Kalkutta ab.