El uso de procesadores de núcleo blando personalizados en los que las instrucciones pueden integrarse en un sistema en hardware de aplicación está aumentando en el campo de las matrices de puertas programables en campo (FPGA). En concreto, la reconfiguración parcial en tiempo de ejecución de las FPGA en procesadores especializados para un dominio concreto puede resultar muy beneficiosa. En este informe, se abordará el diseño y la implementación para la personalización de un procesador MIPS de núcleo blando utilizando una FPGA y la reconfiguración parcial (PR) de la tecnología FPGA para lograr un uso eficiente de los recursos.
Bitte wählen Sie Ihr Anliegen aus.
Rechnungen
Retourenschein anfordern
Bestellstatus
Storno







