Silvia Annaratone
	
		
	Digital CMOS Circuit Design (eBook, PDF)
 40,95 €
								 40,95 €
inkl. MwSt.
Sofort per Download lieferbar
20 °P sammeln
 40,95 €
									
						Als Download kaufen
						
					
				 40,95 €
inkl. MwSt.
Sofort per Download lieferbar
20 °P sammeln
							Jetzt verschenken
							
Alle Infos zum eBook verschenken
						
					 40,95 €
inkl. MwSt.
Sofort per Download lieferbar
Alle Infos zum eBook verschenken
20 °P sammeln
Silvia Annaratone
Digital CMOS Circuit Design (eBook, PDF)
- Format: PDF
 
- Merkliste
 - Auf die Merkliste
 - Bewerten Bewerten
 - Teilen
 - Produkt teilen
 - Produkterinnerung
 - Produkterinnerung
 

							Bitte loggen Sie sich zunächst in Ihr Kundenkonto ein oder registrieren Sie sich bei
							bücher.de, um das eBook-Abo tolino select nutzen zu können.
Hier können Sie sich einloggen
						Hier können Sie sich einloggen
							Sie sind bereits eingeloggt. Klicken Sie auf 2. tolino select Abo, um fortzufahren.
						
					
Bitte loggen Sie sich zunächst in Ihr Kundenkonto ein oder registrieren Sie sich bei bücher.de, um das eBook-Abo tolino select nutzen zu können.
Zur Zeit liegt uns keine Inhaltsangabe vor.
- Geräte: PC
 - ohne Kopierschutz
 - eBook Hilfe
 - Größe: 45.57MB
 
Andere Kunden interessierten sich auch für
John P. UyemuraCircuit Design for CMOS VLSI (eBook, PDF)40,95 €
Kit Man ChamComputer-Aided Design and VLSI Device Development (eBook, PDF)112,95 €
Patrick DewildeModels for Large Integrated Circuits (eBook, PDF)72,95 €
S. ChakravartyIntroduction to IDDQ Testing (eBook, PDF)72,95 €
Monte Carlo Device Simulation (eBook, PDF)112,95 €
Condensed Systems of Low Dimensionality (eBook, PDF)40,95 €
Jacek KorecLow Voltage Power MOSFETs (eBook, PDF)40,95 €- 				
 - 				
 - 				
 
					
					Zur Zeit liegt uns keine Inhaltsangabe vor.
				Dieser Download kann aus rechtlichen Gründen nur mit Rechnungsadresse in A, B, BG, CY, CZ, D, DK, EW, E, FIN, F, GR, HR, H, IRL, I, LT, L, LR, M, NL, PL, P, R, S, SLO, SK ausgeliefert werden.
Produktdetails
					- Produktdetails
 - Verlag: Springer US
 - Seitenzahl: 384
 - Erscheinungstermin: 6. Dezember 2012
 - Englisch
 - ISBN-13: 9781461322856
 - Artikelnr.: 44064400
 
- Verlag: Springer US
 - Seitenzahl: 384
 - Erscheinungstermin: 6. Dezember 2012
 - Englisch
 - ISBN-13: 9781461322856
 - Artikelnr.: 44064400
 
- Herstellerkennzeichnung Die Herstellerinformationen sind derzeit nicht verfügbar.
 
1. Introduction.- 1.1. From nMOS to CMOS.- 1.2. CMOS Basic Gates.- 2. MOS Transistor Characteristics.- 2.1. The MOS Transistor.- 2.2. Parasitic Parameters.- 2.3. Small Geometry MOS Transistor.- 2.4. CMOS Transmission Gate.- 2.5. CMOS Inverter.- 2.6. A More Accurate Model for the CMOS Inverter.- 2.7. CMOS Power Dissipation.- 3. Fabrication Processes.- 3.1. The p-well Fabrication Process.- 3.2. The n-well Fabrication Process.- 3.3. LOCMOS Technology.- 3.4. Latchup.- 3.5. The Twin-tub Fabrication Process.- 3.6. The SOS Fabrication Process.- 3.7. Bulk vs. SOI.- 3.8. Design Rules.- 4. Logic Design.- 4.1. Static Logic.- 4.2. Dynamic Logic.- 4.3. Charge Sharing.- 4.4. Bootstrap Logic.- 4.5. Logic Design at the System Level.- 5. Circuit Design.- 5.1. Resistance, Capacitance, and Inductance.- 5.2. Modeling Long Interconnects.- 5.3. The Concept of Equivalent Gate Load.- 5.4. Delay Minimization.- 5.5. Transistor Sizing in Static Logic.- 5.6. Transistor Sizing in Dynamic Logic.- 6. Design of Basic Circuits.- 6.1. Storage Elements.- 6.2. Full-adder.- 6.3. Programmable Logic Array.- 6.4. Random-access Memory.- 6.5. Parallel Adder.- 6.6. Parallel Multiplier.- 7. Driver and I/O Buffer Design.- 7.1. CMOS Inverter Delay Estimation.- 7.2. Input Buffer.- 7.3. Output Buffer.- 7.4. Tri-state Output Buffer and I/O Buffer.- 7.5. Output Buffer and Bus Driver Design Optimization.- 7.6. Input Protection.- 7.7. Output Protection.- 7.8. Driving Large On-chip Loads.- Appendix A. Layout.- A. 1. General Considerations on Layout.- A.2. Layout Methodologies for Latchup Avoidance.- A.3. Layout with Structured Methodologies.- A. 4. Power and Ground Routing.- Appendix B. Interconnect Capacitance Computation.- B. 1. Case 1: Coupled Microstrip Structure.- B.2. Case 2: Coupled Stripline Structure.- Appendix C. Figures from Section 5.4.2.- Appendix D. Delay Minimization Based on Eq. (7-3).- Appendix E. Equations Related to Fig. 7-10.- Appendix F. Symbols and Physical Constants.
	1. Introduction.- 1.1. From nMOS to CMOS.- 1.2. CMOS Basic Gates.- 2. MOS Transistor Characteristics.- 2.1. The MOS Transistor.- 2.2. Parasitic Parameters.- 2.3. Small Geometry MOS Transistor.- 2.4. CMOS Transmission Gate.- 2.5. CMOS Inverter.- 2.6. A More Accurate Model for the CMOS Inverter.- 2.7. CMOS Power Dissipation.- 3. Fabrication Processes.- 3.1. The p-well Fabrication Process.- 3.2. The n-well Fabrication Process.- 3.3. LOCMOS Technology.- 3.4. Latchup.- 3.5. The Twin-tub Fabrication Process.- 3.6. The SOS Fabrication Process.- 3.7. Bulk vs. SOI.- 3.8. Design Rules.- 4. Logic Design.- 4.1. Static Logic.- 4.2. Dynamic Logic.- 4.3. Charge Sharing.- 4.4. Bootstrap Logic.- 4.5. Logic Design at the System Level.- 5. Circuit Design.- 5.1. Resistance, Capacitance, and Inductance.- 5.2. Modeling Long Interconnects.- 5.3. The Concept of Equivalent Gate Load.- 5.4. Delay Minimization.- 5.5. Transistor Sizing in Static Logic.- 5.6. Transistor Sizing in Dynamic Logic.- 6. Design of Basic Circuits.- 6.1. Storage Elements.- 6.2. Full-adder.- 6.3. Programmable Logic Array.- 6.4. Random-access Memory.- 6.5. Parallel Adder.- 6.6. Parallel Multiplier.- 7. Driver and I/O Buffer Design.- 7.1. CMOS Inverter Delay Estimation.- 7.2. Input Buffer.- 7.3. Output Buffer.- 7.4. Tri-state Output Buffer and I/O Buffer.- 7.5. Output Buffer and Bus Driver Design Optimization.- 7.6. Input Protection.- 7.7. Output Protection.- 7.8. Driving Large On-chip Loads.- Appendix A. Layout.- A. 1. General Considerations on Layout.- A.2. Layout Methodologies for Latchup Avoidance.- A.3. Layout with Structured Methodologies.- A. 4. Power and Ground Routing.- Appendix B. Interconnect Capacitance Computation.- B. 1. Case 1: Coupled Microstrip Structure.- B.2. Case 2: Coupled Stripline Structure.- Appendix C. Figures from Section 5.4.2.- Appendix D. Delay Minimization Based on Eq. (7-3).- Appendix E. Equations Related to Fig. 7-10.- Appendix F. Symbols and Physical Constants.
				






