Neben dem Verständnis des funktionellen und zeitlichen Verhaltens von Logikfunktionen und grundlegenden Implementierungskonzepten für digitale Systeme wird auch die Fertigkeit zur synthesegerechten Modellierung mit einer Hardwarebeschreibungssprache wie VHDL oder einer Programmiersprache wie C bzw. C++ vermittelt.
Mit der signifikanten Ergänzung zur High-Level Synthese wird der Tatsache Rechnung getragen, dass sich die Ergebnisqualität der zugehörigen Synthesecompiler in den letzten Jahren deutlich verbessert hat, sodass auf C/C++-Ebene beschriebene Systeme durch automatisch vorgenommene Optimierungen einen erheblichen Performancegewinn bringen, der bei Implementierungen mit Hardwarebeschreibungssprachen noch manuell hinzugefügt werden muss.
Der ausgezeichnete didaktische Aufbau unterstützt den Lernprozess: Den Kapiteln sind Lernziele vorangestellt und immer wieder werden grafische und tabellarische Übersichten sowie vertiefende Beispiele präsentiert. Eine Vielzahl von Übungsaufgaben mit Musterlösungen dient zur Lernkontrolle.
Dieser Download kann aus rechtlichen Gründen nur mit Rechnungsadresse in A, B, BG, CY, CZ, D, DK, EW, E, FIN, F, GR, HR, H, IRL, I, LT, L, LR, M, NL, PL, P, R, S, SLO, SK ausgeliefert werden.








